Integracija na razini sustava (SoC)

Opis predmeta

Integracija na razini sustava u području sustava na čipu. Izvršne funkcionalne specifikacije i izrada virtualnog prototipa.. Sklopovsko i programsko oblikovanje i verifikacija u kontrolnim, komunikacijskim i multimedijskim sustavima Definicija arhitekture te odabir gradbenih blokova poluvodičkog intelektualnog vlasništva. Metodologija integracije pred-definiranih funkcionalnih blokova u hijerarhijskom procesu podložnom vremenskim ograničenjima.. Postupci u projektiranju poluvodičkog intelektualnog vlasništva. Kvalifikacija intelektualnog vlasništva. Autorizacija intelektualnog vlasništva. Oblikovanje s integracijskom platformom.

Opće kompetencije

Student će ovladati metodologijom za integraciju na razini sustava, naučiti kako se projektira sustav od pred-definiranih blokova, kako se integriraju i autoriziraju pojedini blokovi. Kako parcelirati sustav i stići od specifikacija do razine tranzistora; specificirati, analizirati i realizirati sustav u siliciju iz gradbenih blokova. Student će ovladati znanjem, razumijevanjem i osposobljenosti za uključivanje u posao.

Ishodi učenja

Oblici nastave

Tjedni plan nastave

  1. .
  2. .
  3. .
  4. .
  5. .
  6. .
  7. .
  8. .
  9. .
  10. .
  11. .
  12. .
  13. .
  14. .
  15. .

Studijski programi

Sveučilišni diplomski
[FER2-HR] Računalno inženjerstvo - profil
Predmeti specijalizacije profila (1. semestar) (3. semestar)

Literatura

(.), Reuse Methodology Manual for System-on-A-Chip Design Keating, Bricaud 2004,
(.), Reuse Techniques for LSI design R. Seepold and A. Kunzman Kluwer Academic Publishers 1999,
(.), The Electronic Design Automation Handbook Dirk Jansen et al. Kluwer Academic Publishing 2003,

Za studente

Izvedba

ID 34529
  Zimski semestar
4 ECTS
R0 Engleski jezik
R1 E-učenje

Ocjenjivanje

izvrstan
vrlo dobar
dobar
dovoljan